# Chương 3: CLOCK VÀ BUS

Một clock là một mạch điện tử mà nó phát ra một loạt các xung (pulse) với độ rộng xung nhất định và khoảng thời gian giữa các xung liên tiếp là như nhau.



- \*Xung nhịp (clock) để đồng bộ hoá sự thực hiện các thành phần trên mạch.
- \*Khoảng thời gian giữa các cạnh (cạnh lên rising edge) hay cạnh xuống falling edge) tương ứng của hai xung liên tiếp nhau được gọi là "thời gian chu kỳ xung nhịp" (clock cycle time T) xem Hình 3.1.



Hình 3.1: Chu kỳ xung nhịp.

ThS. GVC Tô Oai Hùng

- ★ Tần số xung (clock frequency hay clock rate) thường trong khoảng từ 100 MHz đến 4 GHz, tương ứng với chu kỳ xung nhịp từ T = 1/(100 × 10<sup>6</sup>) = 10 × 10<sup>-9</sup> s = 10 ns đến T = 1/(4 × 10<sup>9</sup>) = 250 × 10<sup>-12</sup> s = 250 ps (pico second).
- \*Để có được độ chính xác cao, tần số xung nhịp thường được điều khiển bằng bộ dao động tinh thể (*crystal oscillator*).
- \*Để tạo sự lệch pha, mắc thêm mạch trì hoãn (delay) Hình 3.2 (a), (b).



Hình 3.2: (a) Xung nhịp. (b) Biểu đồ thời gian của xung nhịp.

Thông thường, các xung nhịp thì đối xứng (symmetric). Để sinh ra một dãy các xung bất đối xứng (asymmetric), dịch xung ban đầu - Hình 3.2 (c).



Hình 3.2: Các xung nhịp bất đối xứng.

Xung nhịp trên máy tính có ý nghĩa hết sức quan trọng, nó dùng để định nghĩa giá trị cho dữ liệu – Hình 3.3.



Hình 3.3: (a) Dữ liệu có xung nhịp đi kèm. (b) Dữ liệu không có xung nhịp đi kèm.

# Tốc Độ Thực Thi Lệnh

- \* Một bộ xử lý được điều khiển bởi xung nhịp có tần số cố định là f, thời gian chu kỳ t =1/f. Tham số Ic được định nghĩa là số lệnh máy được thực thi của một chương trình cho đến khi nó hoàn tất.
- \*Xét định nghĩa số chu kỳ trung bình mỗi lệnh (average cycles per instruction - CPI) của một chương trình. Nếu tất cả các lệnh trong chương trình có cùng số chu kỳ xung nhịp (clock cycle), thì CPI là một giá trị hằng.
- Tuy nhiên, với một bộ xử lý bất kỳ, số chu kỳ xung nhịp thay đổi với các kiểu lệnh khác nhau (như lệnh nạp, lưu, rẽ nhánh, ...). Chúng ta có thể tính được CPI như sau:

# Tốc Độ Thực Thi Lệnh

$$CPI = \frac{\sum_{i=1}^{n} (CPI_i \times I_i)}{I_c}$$

- Ví du:
- Thời gian T (CPU time) mà bộ xử lý cần để thực thi chương trình đã cho là:

$$T = I_c \times CPI \times t$$

Một đơn vị thường dùng để đo lường hiệu suất của bộ xử lý là tốc độ lệnh được thực thi, được biểu diễn là số triệu lệnh mỗi giây (millions of instructions per second - MIPS), còn gọi là tốc độ MIPS (MIPS rate).

# Tốc Độ Thực Thi Lệnh

Chúng ta có thể biểu diễn tốc độ MIPS dưới dạng tốc độ xung nhịp và CPI như sau:

MIPS rate = 
$$\frac{I_c}{T \times 10^6} = \frac{f}{CPI \times 10^6}$$

# Khái Niệm về Bus

Bus là đường truyền để kết nối hai hay nhiều thiết bị. Nó là môi trường chia sẻ truyền dẫn.

Các tín hiệu được truyền và nhận bởi bất kỳ

thiết bị nào được gắn với bus.

\*Chỉ có một thiết bị trong nhóm thiết bị kết nối với bus được phép truyền tín hiệu trong mỗi thời điểm.

Thông thường, một bus bao gồm nhiều đường truyền. Mỗi đường truyền có khả năng truyền các tín hiệu được thể hiện bởi giá trị nhị phân 0 hay 1.

Sau một khoảng thời gian, một dãy các số nhị phân được truyền qua mỗi đường Ths. GVC Tổ ON Hùng

truven.

# Khái Niệm về Bus

Tập hợp nhiều đường truyền trong một bus, cho phép truyền các tín hiệu đồng thời (song song). Ví dụ, một đơn vị dữ liệu 8-bit có thể được truyền qua bus có tám đường truyền.

Các hệ thống máy tính chứa một số bụs khác nhau để cung cấp các đường truyền giữa các thành phần ở các cấp độ khác

nhau.

Bus dùng để kết nối các thành phần chính của máy tính (bộ xử lý, bộ nhớ, nhập/xuất) được gọi là bus hệ thống (system bus).

Cấu trúc kết nối máy tính được dựa trên việc sử dụng một hoặc nhiều bus hệ thống.

- Một hệ thống bus tiêu biểu từ khoảng năm mươi đến hàng trăm đường truyền tín hiệu riêng biệt.
- Mỗi đường được gán một ý nghĩa hay chức năng cụ thể.
- Bus được phân thành ba nhóm chức năng như Hình 3.4.



Hình 3.4: Sơ đồ kết nối của bus.

Bus dữ liệu cung cấp đường di chuyển dữ liệu giữa các thành phần trong hệ thống. Bus dữ liệu có thể gồm 32, 64, 128 hay nhiều hơn các đường truyền riêng biệt.

Số đường truyền này được gọi là độ rộng

(width) của bus dữ liệu.

\*Độ rộng của bus dữ liệu là nhân tố chính đề xác định toàn bộ hiệu suất của hệ thống.

Bus địa chỉ được sử dụng để chỉ ra địa chỉ nguồn và đích của dữ liệu trên bus dữ liệu. Cho ví dụ, nếu bộ xử lý muốn đọc một từ (8, 16 hay 32 bit) dữ liệu từ bộ nhớ, nó đặt địa chỉ của từ cần đọc lên bus địa chỉ.

ThS. GVC Tô Oai Hùng

- Rõ ràng là độ rộng của bus địa chỉ xác định dung lượng tối đa của bộ nhớ mà bộ xử lý có thể truy cập. Ngoài ra, bus địa chỉ cũng được sử dụng để xác định địa chỉ của các cổng nhập/xuất.
- ❖ Bus điều khiển được dùng để điều khiển sự truy xuất. Bởi vì, bus dữ liệu và địa chỉ được dùng chung cho tất cả các thành phần trong hệ thống nên phải có phương cách để điều khiển việc sử dụng chúng.
- \* Các tín hiệu điều khiển tiêu biểu bao gồm:

- Memory write.
- Memory read.
- I/O write.
- I/O read.
- Transfer ACK (acknowledge).
- Bus request.
- Bus grant.
- Interrupt request.
- Interrupt ACK
- Clock.
- Reset.

- Một thao tác của bus được thực hiện như sau. Nếu thành phần nào muốn gởi dữ liệu đến thành phần khác, nó phải thực hiện hai điều:
  - Chiếm quyền sử dụng bus.
  - Chuyển dữ liệu đến bus.
- Nếu thành phần nào muốn nhận dữ liệu từ thành phần khác, nó phải thực hiện hai điều:
  - Chiếm quyền sử dụng bus.
  - Chuyển yêu cầu đến thành phần khác thông qua các tín hiệu điều khiển và địa chỉ thích hợp.

Nếu có số lượng lớn thiết bị kết nối với bus, hiệu quả sẽ kém đi. Có hai nguyên nhân chính gây ra:

Khi có nhiều thiết bị gắn với bus, chiều dài của bus sẽ lớn hơn khi này sẽ tao sư

trì hoãn của hệ thống.

Bus có thể trở thành cổ chai khi nó tập kết tất cả yêu cầu truyền tải dữ liệu.

Do vậy, hầu hết các hệ thống máy tính sử dung nhiều bus. Một kiến trúc truyền thống tiêu biểu cho thấy trên Hình 3.5.



Hình 3.5: Kiến trúc bus truyền thống.

\*Kiến trúc truyền thống không đáp ứng được tốc độ truy cập của các thiết bị nhập/xuất ngày càng cao.

\* Một phương pháp phổ biến trong công nghệ là xây dựng bus tốc độ cao (high-speed

bus).

Hình 3.6 cho thấy kiến trúc tiêu biểu của phương pháp này.



Hình 3.6: Kiến trúc hiệu suất cao.

- ❖ Bus PCI (Peripheral Component Interconnect) được thiết kế bởi Intel. Ưu điểm nổi bật của bus PCI là cấu trúc 32/64 bit dữ liệu của nó, rộng hơn so với bus ISA (Industry Standard Architecture – Kiến trúc chuẩn công nghiệp) và tần số của bus PCI cũng nhanh hơn tần số của ISA.
- Bus ISA chỉ rộng 16 bit và bus EISA (Extended ISA) là bus cải tiến của ISA rộng 32 bit.
- \*Bus PCI có thể sử dụng trong nhiều cấu hình, một trong các cấu hình tiêu biểu được minh hoạ trong Hình 3.7.



Hình 3.7: Cấu hình tiêu biểu của bus PCI. Bộ điều khiển SCSI là một thiết bị PCI.

Thông số của một số loại bus được cho thấy ở Bảng 3.1.

| <b>Bus Type</b> | <b>Bus Width</b> | <b>Bus Speed</b> | MB/sec |
|-----------------|------------------|------------------|--------|
| ISA             | 16 bits          | 8 MHz            | 16 MB  |
| EISA            | 32 bits          | 8 MHz            | 32 MB  |
| PCI             | 32 bits          | 33 MHz           | 132 MB |
| PCI             | 64 bits          | 33 MHz           | 264 MB |
| PCI             | 64 bits          | 66 MHz           | 512 MB |
| PCI             | 64 bits          | 133 MHz          | 1 GB   |

Một máy tính thường chứa hai hay nhiều hơn khe cắm PCI (PCI slot) cho phép người dùng cắm các bản mạch nhập/xuất PCI của thiết bị ngoại vi mới (Hình 3.8).



Hình 3.8: Các khe cắm PCI.

Nhiều người cho rằng bus PCI quá chậm, một bus khác ra đời thay thế cho bus PCI là PCI Express, được viết tắt là PCIe.

Bus PCI chỉ là sự nâng cấp của bus cũ là ISA thành tốc độ cao hơn và có nhiều bit

truyền song song hơn.

Nhưng bus PCle là sự thay đổi triệt để từ bus PCl. Thông số của một số bus PCle được cho thấy ở bảng 3.2.

| Bus Type    | <b>Bus Width</b> | <b>Bus Speed</b> | MB/sec      |
|-------------|------------------|------------------|-------------|
| PCIe 1.0×1  | 1 bit            | 2.5 GHz          | 250 MB/s    |
| PCIe 1.0×4  | 4 bit            | 2.5 GHz          | 1.000 MB/s  |
| PCIe 1.0×8  | 8 bit            | 2.5 GHz          | 2.000 MB/s  |
| PCIe 1.0×16 | 16 bit           | 2.5 GHz          | 4.000 MB/s  |
| PCIe 2.0×1  | 1 bit            | 5 GHz            | 500 MB/s    |
| PCIe 2.0×4  | 4 bit            | 5 GHz            | 2.000 MB/s  |
| PCIe 2.0×8  | 8 bit            | 5 GHz            | 4.000 MB/s  |
| PCIe 2.0×16 | 16 bit           | 5 GHz            | 8.000 MB/s  |
| PCIe 3.0×1  | 1 bit            | 8 GHz            | 1.000 MB/s  |
| PCIe 3.0×4  | 4 bit            | 8 GHz            | 4.000 MB/s  |
| PCIe 3.0×8  | 8 bit            | 8 GHz            | 8.000 MB/s  |
| PCIe 3.0×16 | 16 bit           | 8 GHz            | 16.000 MB/s |

- \*Kết nối PCle dựa trên khái niệm "Lane", là truyền thông nối tiếp tốc độ cao. Những Lane có thể nhóm lại để tăng băng thông.
- \* Mỗi đường dẫn dữ liệu gồm một cặp dây dẫn để truyền 1 bit dữ liệu ở mỗi thời điểm, cặp dây dẫn đó được gọi là Lane.



30

ThS. GVC Tô Oai Hùng

Kết nối PCle x2

\*Hình 3.9 cho thấy các kiểu khe cắm (slot) của PCle và Hình 3.10 cho thấy các khe cắm của PCl và PCle trên bo mạch chính.





Hình 3.10: Các khe cắm PCI và PCIe trên bo mạch chính.

\* Khi này độ phân giải màn hình được tăng lên, trong một số trường hợp có thể lên đến 1600 × 1200 và yêu cầu chế độ toàn màn hình (full-screen), chủ yếu là trong các trò chơi game tương tác (interactive game). Vì vậy, Intel đã thêm một bus khác để kết nối với card đồ đồ hoạ. Bus này được gọi là bus AGP (Accelerated Graphics Port - cổng đồ

hoạ tăng tốc).

Phiên bản đầu tiên của bus này là AGP 1.0, chạy ở băng thông là 264 MB/s, được gọi là 1x. Tuy nhiên, tốc độ này vẫn chậm hơn bus PCI được thiết kế chuyên dung để kết nối

với card đồ hoạ. Qua nhiều năm, phiên bản mới được xuất hiện là AGP 3.0, chạy ở băng thông là 2.1 GB/s (8x).

Ngày nay, ngay cả bús AGP tốc độ cao cũng được thay thế bằng bus PCI Express - bus có thể chạy đến 16 GB/s (Hình 3.11).



Hình 3.11: Bus AGP.

\* Hệ thống Core i7 hiện đại được minh hoạ trên Hình 3.12.

## Cấu Trúc Bus Của Hệ Thống Intel Core i7



Hình 3.12: Cấu trúc bus của hệ thống Core i7.

### Một Số Chuẩn I/O - Chuẩn IDE

❖ Các máy tính phổ biến trước đây đều dùng chuẩn IDE (Integrated Drive Electronics - mạch điện tử tích hợp trong ổ đĩa) - còn được gọi là ATA (Advanced Technology Attachment) - để gắn các loại ổ đĩa cứng HDD (Hard Disk Drive), đĩa CD-ROM, ...

IDE được giới thiệu vào giữa thập niên 1980, nó là một chuẩn giao diện, được dùng trực tiếp bởi bo mạch chủ của máy tính để truyền tải thông tin qua lại với ổ đĩa cứng hay ổ đĩa

quang.

❖ IDE bị giới hạn dung lượng đĩa tối đa là 504 MB và có tốc độ tương đối chậm (Hình 3.13).

### Chuẩn IDE



Hình 3.13: Chuẩn đĩa cứng IDE.

### Chuẩn EIDE

EIDE (Extended IDE – IDE mở rộng) – còn được gọi là ATA-2.

Chuẩn này cho phép gia tăng dung lượng ổ đĩa lên tới hơn 8 GB, tăng tốc độ truyền tải dữ liệu lên hơn hai lần khả năng của IDE.

Công nghệ về đĩa tiếp tục được mở rộng, chuẩn EIDE tiếp tục phát triển, nhưng vì một số lý do, các chuẩn sau đó của EIDE được gọi là ATA-3, ATAPI-4 (*ATA Packet Interface*),

. . .

### Chuẩn SATA

SATA (Serial Avanced Technology Attach-ment) là một chuẩn ổ đĩa cứng được tạo nhằm mục đích thay thế cho giao diện IDE.

SATA có tốc độ truyền tải khoảng 150 MB/s hoặc 300 MB/s so với tốc độ tối đa 133 MB/s trong các công nghệ trước đây.

SATA là một công nghệ khác, cho phép

truyền tải theo chế độ nối tiếp.

Tốc độ truyền tải của chuẩn SATA là 150 MB/s và có thể lên đến 1.5 GB/s. Hình 1.14 cho thấy kích thước các đầu cắm của chuẩn ATA (40 chân) và SATA (7 chân).

## Chuẩn SATA



Hình 3.14: Chuẩn đĩa cứng SATA.

#### **USB**

USB (Universal Serial Bus – bus/giao diện tuần tự đa dụng) là một chuẩn kết nối tuần

tự đa dụng trong máy tính.

USB sử dụng để kết nối các thiết bị ngoại vị với máy tính, chúng thường được thiết kế dưới dạng các đầu cắm cho các thiết bị tuân theo chuẩn Cắm-và-chạy (Plug-and-Play) với tính năng cắm nóng thiết bị.

Tháng 1/1996, chuẩn USB 1.0 được công bố. Ở thời điểm này, những mẫu USB đầu tiên

có tốc độ từ 1.5 Mbps đến 12 Mbps.

Do nhu cầu về tốc độ truyền tải lớn đã khiến cho chuẩn USB 2.0 ra đời vào tháng 4/2000.

ThS. GVC Tô Oai Hùng

#### **USB**

\*USB thế hệ hai có tốc độ lên tới 480 Mbps, cao hơn thế hệ cũ khoảng 40 lần.

Tháng 11/2008, chuẩn USB 3.0 ra đời. Tốc độ của kết nối USB 3.0 lúc này đã đạt mức 5 Gbps tương đương với 5,000 Mbps, nhanh hơn USB 2.0 khoảng 10 lần (Hình 3.15).

### **USB**



Hình 3.15: Chân và khe cắm của USB 2.0 và 3.0.

ThS. GVC Tô Oai Hùng

# Các Phương Pháp Nhập/Xuất

Không có nhóm lệnh nào nhiều như nhóm lệnh nhập xuất. Có ba loại đang sử dụng hiện tại trong các máy tính cá nhân:

Nhập/xuất bằng chương trình

(Programmed I/O).

Nhập/xuất bằng điều khiển ngắt (Interruptdriven I/O).

Nhập/xuất bằng truy xuất bộ nhớ trực tiếp (DMA I/O - Direct Memory Access I/O).

# Nhập/Xuất Bằng Chương Trình

Khi bộ xử lý thực thi chương trình và gặp lệnh có liên quan đến nhập/xuất, nó thực thi lệnh đó bằng cách phát lệnh đến thiết bị nhập/xuất tương ứng.

Trong nhập/xuất bằng chương trình, thiết bị nhập/xuất phải thực hiện hành động được yêu cầu và thiết lập các bit thích hợp trong

thanh ghi trạng thái.

\*Bộ xử lý chịu trách nhiệm kiểm tra định kỳ trạng thái của thiết bị nhập/xuất cho đến khi thấy rằng thao tác nhập/xuất đã hoàn thành. Xem Hình 3.16 (a)

# Nhập/Xuất Bằng Chương Trình



ThS. GVC Tô Oai Hùng

# Nhập/Xuất Bằng Điều Khiển Ngắt

Trong nhập/xuất bằng chương trình, bộ xử lý phải đợi một thời gian dài trong việc nhận và truyền dữ liệu.

Một kỹ thuật khác thay thế là sau khi bộ xử lý phát ra lệnh nhập/xuất đến thiết bị thì nó vẫn tiếp tục làm công việc hữu ích khác.

Thiết bị nhập/xuất sẽ ngắt bộ xử lý và yêu cầu phục vụ khi nó sẵn sàng trao đối dữ liệu với bộ xử lý.

\*Kế đến, bộ xử lý sẽ thực hiện việc chuyển dữ liệu và tiếp tục chu trình mới.

\* Xem Hình 3.15 (b).

# Nhập/Xuất Bằng Điều Khiển Ngắt

\* Hình minh hoạ về ngắt (interrupt).



ThS. GVC Tô Oai Hùng

### Nhập/Xuất Bằng Truy Xuất Bộ Nhớ Trực Tiếp

Nhập/xuất bằng điều khiển ngắt mặc dù hiệu quả hơn nhập/xuất bằng chương trình.

- Tuy nhiên, nó vẫn còn đòi hỏi sự can thiệp tích cực của bộ xử lý để chuyển dữ liệu giữa bộ nhớ và đơn vị nhập/xuất và bất kỳ sự chuyển dữ liệu nào đều phải cần đến bộ xử lý. Cả hai dạng nhập/xuất này bị tác động bởi hai trở ngại cố hữu:
  - Tốc độ di chuyển dữ liệu của nhập/xuất bị giới hạn bởi tốc độ của thiết bị.
  - Bộ xử lý bị ràng buộc trong việc quản lý sự di chuyển dữ liệu của nhập/xuất.

### Nhập/Xuất Bằng Truy Xuất Bộ Nhớ Trực Tiếp

\*Khi khối lượng dữ liệu lớn cần được di chuyển, một kỹ thuật hiệu quả hơn đó là truy xuất bộ nhớ trực tiếp (direct memory access - DMA). Xem Hình 3.17.

Dơn vị DMA trao đổi dữ liệu trực tiếp với bộ

nhớ mà không cần đến bộ xử lý.

Sau khi truyền được một từ dữ liệu thì nội dung thanh ghi địa chỉ tăng lên, nội dung bộ

đếm dữ liệu giảm.

Khi bộ đếm dữ liệu bằng 0, DMA gửi tín hiệu ngắt đến bộ xử lý để báo kết thúc quá trình. Vì vậy, bộ xử lý chỉ tham gia công việc ở đầu và cuối của quá trình chuyển dữ liệu (Hình

ThS. GVC Tô Oai Hung

## Nhập/Xuất Bằng Truy Xuất Bộ Nhớ Trực Tiếp



Hình 3.17: Sơ đồ khối của DMA tiêu biểu.

# Một Số Thiết Bị Ngoại Vi – Đĩa Từ

Đĩa từ gồm một hay nhiều đĩa nhôm được phủ vật liệu có khả năng nhiễm từ.
Đầu đọc/ghi (read/write head) chứa cuộn cảm ứng lướt qua bề mặt đĩa (side) trên lớp đệm không khí. Mỗi mặt đĩa có một

đầu đọc/ghi.

Ban đầu các hạt từ tính trên bề mặt đĩa không có hướng, khi chúng bị ảnh hưởng bởi từ trường của đầu đọc/ghi dịch chuyển ngang trên bề mặt, các hạt có từ tính được sắp xếp thành các hạt có hướng. Hình 3.18 cho thấy bên trong của ố đĩa cứng.



Hình 3.18: Ở đĩa cứng (hard disk drive - HDD).

55

ThS. GVC Tô Oai Hùng

- \*Cấu trúc logic của mặt đĩa cho thấy trong Hình 3.19.
- Đầu đọc/ghi di chuyển cylinder chứa sector cần truy xuất, chờ sector xoay đến vị trí đầu từ và truy xuất sector.
- \*Các sector kề nhau cũng được phân cách bằng các khe hở giữa sector (*intersector gap*). Các track kề nhau cũng được phân cách bằng các khe hở giữa track (*intertrack gap*).



\* Hình 3.20 cho thấy các thành phần của một ổ đĩa.

Read-write head (1 per surface) Direction of

Read-write head (1 per surface) Direction of arm motion Surface 9 Platter Surface 8 Surface 7 Surface 6 Surface 5 Surface 4 Surface 3 Surface 2 Surface 1 db Surface 0 Spindle Boom

Hình 3.20: Các thành phần của ổ đĩa.

ThS. GVC Tô Oai Hùng

Vào năm 1983, một trong các sản phẩm tiêu dùng thành công nhất đã được giới thiệu là đĩa CD (compact disk).

CD là đĩa không thể xoá và có thể chứa hơn 60 phút thông tin âm thanh trên một mặt.

\*Thành công thương mại vượt bậc của CD cho phép phát triển kỹ thuật lưu trữ đĩa quang giá thành thấp mà nó đã cách mạng hoá sự lưu trữ dữ liệu của máy tính.

\* Một loạt các hệ thống đĩa quang đã được

giới thiệu như sau:

CD/Audio CD (Compact Disk).

CD-ROM (Compact Disk Read-Only Memory).

CĎ-R (CD Recordable).

CD-RW (CD Rewritable).

- DVD (Digital Versatile/Video Disk).
- DVD-R (DVD Recordable).
- DVD-RW (DVD Rewritable).
- Blu-ray DVD.
- Hai loại đĩa CD và CD-ROM sử dụng công nghệ chế tạo tương tự nhau. Sự khác biệt chính ở đây là các thiết bị đọc CD-ROM có khả năng sửa lỗi nhằm bảo đảm dữ liệu được truyền chính xác từ đĩa vào máy tính.

\*Tốc độ đọc dữ liệu của D-ROM 1x là 150 KB/s, trong khi tốc độ của DVD-ROM 1x là 1350 KB/s. Hình 3.21 cho thấy cấu trúc bên ngoài và bên trong của ổ đĩa CD.





Hình 3.21: Ô đĩa CD.

\* Không giống như các đĩa cứng được ghi dữ liệu lên bề mặt bằng từ, đĩa quang sử dụng các tính chất quang học để lưu trữ dữ liệu.

\* Khái niệm track trên đĩa quang cũng giống như ổ đĩa cứng, mỗi track là một vòng tròn.

Tuy nhiên, ở đĩa quang các track theo hình xoắn trôn ốc từ trong ra ngoài (không giống như các track đồng tâm ở ổ đĩa cứng) chứa các "hố" (pit) và "bề mặt" (land).

Tia laser đọc các pit và land và chuyển sang

tín hiệu nhị phân (Hình 3.22).



Hình 3.22: Cấu trúc của đĩa CD hoặc CD-ROM.

ThS. GVC Tô Oai Hùng NOạC CD-ROM.

\*Khi tia laser chiếu qua pit (điểm bị đốt cháy) sẽ không có tia phản xạ và tín hiệu thu được là 0. Khi tia laser chiếu qua land (điểm không bị đốt cháy) sẽ có tia phản xạ và tín hiệu thu được là 1 (Hình 3.23).



Hình 3.23: Truyền/nhận tín hiệu trên đĩa CD.

\* Màn hình của các máy tính trước đây sử dung là loại màn hình CRT (Cathode Ray Tube - ống phóng tia âm cực), nó giống như các tivi cũ, to và nặng.

Sự phát triển của các màn hình phẳng cung cấp yếu tố cần thiết cho máy tính và các

thiết bị này cũng tiêu tốn ít năng lương.

Ngày nay, những lợi ích về kích thước và năng lượng của màn hình phẳng đã loại bỏ

việc sử dụng màn hình CRT.

Cổng nghệ màn hình phẳng phổ biến nhất là LCD (Liquid Crystal Display - man hinh tinh thể lỏng).

LCD rất phức tạp, có nhiều dạng và đang thay đổi nhanh chóng. Vì vậy, chúng ta chỉ mô tả những vấn đề cần thiết, ngắn gọn và đơn giản hóa.

\*Các tinh thể lỏng là các phân tử hữu cơ nhớt chảy giống như chất lỏng nhưng cũng có cấu trúc không gian giống như tinh thể. Tinh thể lỏng được phát hiện bởi nhà thực vật học người Áo, Friedrich Reinitzer, vào năm 1888 và lần đầu tiên áp dụng cho màn hình (ví dụ, máy tính cần tay, đồng hồ) vào thập niên1960.

\* Khi tất cả các phân tử được xếp trong cùng

một hướng, các tính chất quang học của tinh thể phụ thuộc vào hướng và phân cực của ánh sáng đến.

Sử dụng một điện trường, sắp xếp phân tử, do đó các tính chất quang học có thể được

thay đối.

\*Cụ thể là chiếu ánh sáng qua tinh thể lỏng, cường độ của ánh sáng đi ra từ nó có thể được điều khiển bằng điện.

Thuộc tính này có thể được khai thác để tạo

màn hình phẳng. Xem Hình 3.24.



ThS. GVC Tô Oai ......

## Máy In

Công nghệ chế tạo máy in laser gần như giống với công nghệ tương chế tạo máy

photocopy.

Trong thực tế, nhiều công ty đã làm các thiết bị copy kết hợp với in ấn (và đôi khi cả fax). Công nghệ cơ bản được minh họa trong Hình 3.25.

Trái tim của máy in là một trống quay. Cấu tạo trống thường là một ống nhôm hình trụ, bên trong rỗng và được phủ một lớp cảm quang.

## Máy In



72

1. Một chương trình chạy trên bộ xử lý 40 MHz. Chương trình được thực thi gồm 100,000 lệnh và số chu kỳ mỗi lệnh như sau:

| Kiểu lệnh         | Số lệnh | Số chu kỳ<br>mỗi lệnh |
|-------------------|---------|-----------------------|
| Số học số nguyên  | 45,000  | 1                     |
| Chuyển dữ liệu    | 32,000  | 2                     |
| Số dấu chấm động  | 15,000  | 2                     |
| Chuyển điều khiển | 8,000   | 2                     |

Xác định CPI hiệu dụng, tốc độ MIPS và thời gian thực thi chương trình này.

2. Xét hai máy tính khác nhau, với hai tập lệnh khác nhau, cả hai máy có cùng tốc độ xung nhịp là 200 MHz. Kết quả đo lường được ghi trên hai máy khi thực thi một tập các chương trình cho trước như sau:

| Kiểu lệnh         | Số lệnh<br>(triệu) | Số chu kỳ<br>mỗi lệnh |
|-------------------|--------------------|-----------------------|
| Máy A:            |                    |                       |
| - Số học và logic | 8                  | 1                     |
| - Nạp và lưu      | 4                  | 3                     |
| - Rẽ nhánh        | 2                  | 4                     |
| - Các lệnh khác   | 4                  | 3                     |
| Máy B:            |                    |                       |
| - Số học và logic | 10                 | 1                     |
| - Nạp và lưu      | 8                  | 2                     |
| - Rẽ nhánh        | 2                  | 4                     |
| - Các lệnh khác   | 4                  | 3                     |

- a) Xác định CPI hiệu dụng, tốc độ MIPS và thời gian thực thi cho mỗi máy.
- b) Nhận xét hai kết quả này.
- 3. Một ví dụ thiết kế tập lệnh kiểu CISC và RISC của các bộ xử lý trước đây trên các máy tính VAX 11/780 và IBM RS/6000 tương ứng. Sử dụng chương trình tiêu biểu đề thực thi trên hai máy, kết quả có được như sau:

|      | Bộ xử lý    | Tần số<br>xung<br>nhịp<br>(MHz) | Hiệu<br>suất<br>(MIPS) | Thời<br>gian<br>CPU<br>(giây) |
|------|-------------|---------------------------------|------------------------|-------------------------------|
|      | VAX 11/780  | 5                               | 1                      | 12 x                          |
| ThS. | IBM RS/6000 | 25                              | 18                     | X                             |

76

Cột cuối cùng cho thấy là máy tính VAX cần thời gian lâu hơn 12 lần so với máy tính IBM để thực thi chương trình.

- a) Cho biết quan hệ tỷ số giữa tổng số lệnh (I<sub>c</sub>) của mỗi chương trình chạy trên hai máy.
- b) Giá trị CPI của hai máy là gì?
- 4. Cho bốn chương trình được thực thi trên ba máy tính với kết quả như sau:

|                | Máy A | Máy B | Máy C |
|----------------|-------|-------|-------|
| Chương trình 1 | 1     | 10    | 20    |
| Chương trình 2 | 1000  | 100   | 20    |
| Chương trình 3 | 500   | 1000  | 50    |
| Chương trình 4 | 100   | 800   | 100   |

Bảng trên cho thấy thời gian thực thi tính bằng giây, có 100,000,000 lệnh được thực thi trong mỗi của bốn chương trình. Tính giá trị MIPS cho mỗi máy tính với bốn chương trình đã cho.

- 5. Ưu điểm của kiến trúc nhiều bus so với kiến trúc bus đơn là gì?
- 6. Giả sử một bộ xử lý 32 bit có các lệnh và toán hạng 32 bit được chia thành hai phần: byte đầu chứa mã lệnh phần còn lại chứa toán hạng tức thời hoặc địa chỉ của toán hạng.
  - a) Dung lượng bộ nhớ lớn nhất có thể định địa chỉ trực tiếp là bao nhiêu (tính theo byte)?
  - b) Cho biết ảnh hưởng tốc độ của hệ thống nếu bus bộ xử lý có bus địa chỉ 32 bit và bus dữ liệu 16 bit.
- c) Có bao nhiều bit cần cho thanh ghi bộ đếm ThS. GVC Tổ Oại Hùng

- chương trình (PC) và thanh ghi lệnh (IR)?
- 7. Xét bộ xử lý 32 bit, với bus dữ liệu ngoài 16 bit, hoạt động ở tần số 8 MHz. Giả sử bộ xử lý này thực hiện chuyển dữ liệu cần 4 chu kỳ xung nhịp. Cho biết tốc độ (byte/s) tối đa để chuyển dữ liệu qua bus này mà bộ xử lý có thể thực hiện được là bao nhiêu?
- 8. Liệt kê và tóm tắt định nghĩa ba kỹ thuật để thực hiện nhập/xuất.
- 9. Khi DMA nắm giữ điều khiển bus thì bộ xử lý làm gì?
- 10. Xét một vi mạch điều khiến truy cập bộ nhớ trực tiếp (DMA) 8237A, để chuyển 1 byte

thông tin giữa bộ nhớ và thiết bị nhập/xuất nó cần ba chu kỳ xung nhịp.

- a) Giả sử vi mạch 8237A được kích ở tần số xung clock 5 MHz. Cho biết thời gian để chuyển 1 byte là bao lâu?
- b) Tốc độ chuyển dữ liệu tối đa có thể đạt được là bao nhiêu?
- c) Giả sử tốc độ truy cập bộ nhớ không đủ nhanh so với tốc độ của vi mạch 8237A, vì thế vi mạch 8237A phải chờ thêm 2 chu kỳ xung nhịp. Cho biết tốc độ chuyển dữ liệu thực sự là bao nhiêu?